gamma6256 2009-10-27 10:11
Tilera发布全球首款100核心处理器TLE-Gx100[3P]
转自驱动之家
来自美国硅谷的多核心处理器厂商Tilera今天宣布推出全球第一款核心数量多达100个的微处理器“[b]TILE-Gx100[/b]”,同时还有[b]64核心[/b](TILE-Gx64)、[b]36核心[/b](TILE-Gx36)、[b]16核心[/b](TILE-Gx16)等不同版本。
Tilera宣称,TILE-Gx100的性能是当今已有处理器最高水平的[b]四倍[/b],同时性能功耗比更是Intel尚未发布的32nm Westmere处理器的[b]十倍[/b]之多。
TILE-Gx系列采用[b]台积电40nm工艺制造[/b],均是在一块芯片上集成多个下一代[b]三发射64位通用核心[/b]以及完整的虚拟内存系统,每核心32KB一级数据缓存、32KB一级指令缓存、256KB二级缓存,还有最多26MB共享三级缓存,此外还有内存控制器和一系列I/O界面,使用ANSI标准的C/C++语言和多核心开发环境(MDE)进行编程。
众多核心分布在一个二维平面网络上,使用[b]iMesh技术互连[/b],还有[b]动态分布式缓存系统(DDC)[/b],可以让每个核心的本地缓存在整个芯片内共享。
最高端的100核心型号TILE-Gx100为45×45mmBGA封装,主频1.25/1.50GHz,功耗最高55W,集成四个72-bit ECCDDR3内存控制器,最高频率2133MHz,最大容量1TB,网络界面2×40G Interlaken/8 XAUI/32SGMII,支持两个PCI-E x8和一个PCI-E x4。
其他型号规格有不同程度的精简,比如最低端的16核心TILE-Gx16改用35×35mm BGA封装,主频1.00/1.25GHz,功耗最低10W,集成两个DDR3-1333内存控制器,网络界面1 XAUI/12 SGMII,支持三个PCI-E x4。
其他主要技术还有增强SIMD指令扩展、硬件加速引擎、封包处理加速器等。
Tilera TILE-Gx系列多核心处理器[b]适用于企业网络、云计算、多媒体、无线基础架构等众多领域[/b],不同型号可兼顾高性能与低成本。36核心型号TILE-Gx36将于2010年第四季度首先试产,其他型号会在之后两个季度内跟进。
[align=center][img=532,621]http://news.mydrivers.com/Img/20091026/04163626.jpg[/img][/align][align=center]
TILE-Gx系列处理器架构图和规格表[/align][b]回顾:[/b]
Tilera公司曾在2007年8月发布业界第一款64核心处理器Tile64,一年多后升级为第二代TilePro64,并衍生出36核心版本TilePro32,都采用90nm工艺制造,支持DDR2内存。
[align=center][img=425,275]http://news.mydrivers.com/img/20070821/03470320.jpg[/img][/align]
[align=center]
Tile64处理器架构图[/align]
[align=center][img=550,356]http://news.mydrivers.com/img/20080922/S03414816.png[/img]
TilePro64处理器架构图[/align]
liuqi1021 2009-10-27 10:26
这么多核的微处理器实干什么用的?
不是通用处理器吧
HDNNSCNZ 2009-10-27 15:41
太BT了,Intel不是还在搞80核的吗,据说工程样品都出来好久了
jgtylyq 2009-10-27 16:18
哇 这么多核的电脑运行起来一定超牛吧 用做破解密码轻而易举
rfvb 2009-10-27 16:22
CPU越来越发展了,到时候会不会从多核回归到无核。